@m0rphine, yanlış hatırlamıyorsam Intel tarafında çekirdekler arası iletişim gecikmesini hatrı sayılır bir şekilde minimize eden yardımcı çekirdekler olacağı söyleniyordu, en basitinden 12.nesil i5 serisinde 6C/12T (ana güçlü çekirdekler) + 4C/4T (çoklu operasyon işlemlerinde işlem gecikmesini minimize eden ana performanslı çekirdeklerle eş zamanlı çalışan yardımcı ve gerektiği durumlarda performansa katkısı olan çekirdekler), i3'lerde ise 4C/8T + 4C/4T yapısını (Toplamda 8C/12T gibi bir işlemci) göreceğiz gibi. Açıkçası tek bir silicon die üzerinde birden fazla çekirdeği işlem gecikmesinden istifade ederek koymak yerine bu şekilde bir sistemin belirlenmesi çekirdeklerin çalışma stabilitesi ve iletişimi açısından çok daha mantıklı görünüyor, ama sanırsam şu an için hedeflerinde AMD'nin amiral gemisi işlemcilerinin saf çoklu çekirdek gücüne ulaşmak gibi bir planları şu an için görünmediği gibi bu hibrit yapının işletim sistemi tarafında yazılımının optimize edilmesi de ayrı bir zaman alacak gibi.
Güç tüketimi konusunda ise pek bir fikrim yok, tahminim çekirdeklerin benzer çalışma birimleri üzerinde ayrı zar sektörleri arasında iletişimsel olarak eş zamanlı bir şekilde çalışmaları 10nm mimarisinden farklı olarak anakart üzerinde farklı bir güç protokolünü de devreye sokmuş olabilir, belki de Golden Cove mikromimarisi ile ilgili bir durumdur, tabii bu konu hakkında
@SideWinder eminim daha fazla bilgi sahibidir.